Comprendre l'électronique par la simulation. par Serge Dusausay TOME 3 plan du site
les P.D.F. les Papiers Diablement Formateurs
Article 50 :
|
Informations sur cet article : En micro électronique, il est important de réduire la taille des circuits intégrés. Les circuits logiques sont particulièrement concernés par cette recherche de miniaturisation, car, dans une même puce, on a fréquemment plus de centaines de milliers de portes logiques. Sans optimisation, l'opérateur OU exclusif peut totaliser 20 transistors. C'est donc une fonction logique consommatrice de surface, particulièrement intéressante à minimiser. Parmi les différentes solutions, il est montré ici un schéma en partie "analogique", qui réalise la fonction OU exclusif avec 6 transistors. Le XOR analysé dans ce document sera exploité dans la PLL CMOS, où il sera exploité pour assurer le rôle de comparateur de phase. Ce document présente : - le schéma de principe, et le schéma électronique de la porte OU exclusif - des simulations de vérification de fonctionnement de la fonction XOR - des simulations de vérification de fonctionnement de la fonction comparateur de phase Il totalise 4 pages A4 635 kO en format PDF. |
Mots clés : porte logique, transistor MOS filtre passe bas |
Pré requis : transistor MOS, opérateur OU exclusif |
Pour accéder à la page d'accueil de ce site |
Pour accéder à des dizaines d'autres PDF sur différents sujets |